Figura professionale: Hardware Firmware designer di sistemi embedded
Nome Cognome | : A. R. | Età | : 67 |
---|---|---|---|
Cellulare/Telefono | : Riservato! | : Riservato! | |
CV Allegato | : Riservato! | Categoria CV | : Web Designer/Social/Marketing |
Sede preferita | : Emilia Romagna: Bologna, Forli-Cesena, Modena Toscana: Arezzo, Firenze, Grosseto, Livorno, Lucca, Massa-Carrara, Pisa, Pistoia, Prato, Siena |
Accesso Full al database con 29.998 CV a partire da € 5,00 ABBONATI SUBITO!
Sommario
Competenze
- HARDWARE
- – Progettazione di schede con preelaborazione analogica del segnale di input, di movimentazione assi e documenti via stepper motors, di interfaccia trasferimento dati (seriale RS232 e SPI, parallelo EPP, Ethernet LAN e USB)
- – Progettazione di schede con DSP Texas Instruments TMS320C549, TMS320VC5402, TMS320VC5502 e DSP OAK Imaging PM44i
- – Progettazione di logiche programmabili ad alta densità FPGA Xilinx e LATTICE Semiconductor in schematico e VHDL
- – Progettazione di architetture multiprocessor e di schede con microprocessori di tipo TRANSPUTER INMOS T800 e T425.
- – Progettazione schede con microprocessori MOTOROLA serie 6800 (68HC01, 6805 e 68HC11)
- FIRMWARE/SOFTWARE
- – sviluppo di firmware sia in linguaggio Assembler che “C” per schede microcontrollate, sia con micro tradizionali che con DSP (Texas e OAK)
- – sviluppo di applicazioni in linguaggio object oriented (Visual C++) su piattaforma PC Windows 98, NT e 2000.
- – sviluppo di software di base ed applicativo sia in Occam che ”parallel C” (programmazione concorrente) per reti di Transputers
- – sviluppo in C/C++ language di tecniche di riconoscimento caratteri manoscritti ed implementazione con tecniche stocastiche e neuronali
- – sviluppo di firmware in linguaggio Assembler per microprocessori Motorola 8-bit
- PRINCIPALI SOFTWARE DEVELOPMENT TOOLS IMPIEGATI
- – Sistema di sviluppo Brainmaker per reti neuronali
- – Orcad
- – Microsoft Visual C++ per applicazioni Windows
- – Code Composer Studio IDE per DSP Texas Instruments
- – XilinX ISE per FPGA design
- – Lattice ISPLever per CPLD/FPGA design
- – Sistema di sviluppo INMOS TDS per reti di transputers
- – Sistema di sviluppo Brainmaker per reti neuronali
- – Sistema di sviluppo Exorciser ed Exormacs per Motorola
- – Crosscompilatori IAR
Esperienze
Settembre 2015 – Oggi_Collaboratore esterno_Collaboratore freelance_Area Firenze
Progettazione hardware/firmware di sistemi embedded real time.
Ottobre 2001 – Luglio 2015_Responsabile Progettazione Elettronica_Rototype_Calenzano
Progettazione Hardware e Firmware di alcuni scanner ottici di documenti (DAB8000, da sportello, l'ultimo più evoluto) fronte/retro in simultanea ad alte prestazioni (130 documenti al minuto) con produzione tramite uso di DSP e FPGA ad alta densità e trasferimento via USB isocrono di immagini a 256 livelli di grigio, a colori RGB 24bit e con illuminazione a luce ultravioletta perevidenziare tentativi di alterazione dell'originale.
Progettazione Hardware e Firmware di varie stampanti grafiche di assegni (CJD8000 – CJD6000) con tecnologia inkjet HP TIJ2.5. Progettazione Hardware e Firmware di una stampante industriale con tecnica di trasferimento termico per la stampa magnetica di assegni bancari.
Progettazione Hardware e Firmware di vari lettori automatici di codelines magnetiche su assegni impiegando tecniche basate su reti neuronali.
Progettazione Hardware e Firmware di un chiosco automatico per il deposito misto, con scannerizzazione ottica e stampa inkjet, di assegni e banconote Sviluppo progetti di ricerca e cura della documentazione tecnica di supporto, gestione delle risorse, realizzazione stessa dei principali obiettivi realizzativi finalizzata all'ottenimento dei finanziamenti previsti dal Ministero dell’Universitàe della Ricerca e dalla Regione Toscana.
Marzo 1989 – Novembre 2005_Collaboratore freelance_Libera Professione_Area Firenze
Progettazione come consulente esterno libero professionista, in alcuni periodi congiuntamente a lavoro dipendente, di sistemi elettronici per vari settori, fra cui principalmente:
– Strumenti di ausilio per navigazione marittima
– Controllo macchine per produzione calze
– Informatizzazione delle fasi di Costruzione, Collaudo iniziale ed Esercizio di dighe e Grandi Opere Civili
– Progetto apparecchiature per l’analisi gas esausti all’infrarosso, e fumi, nel settore Automotive
– Progetto completo (HW, FW, SW) di un lettore di assegni, codificati E13B/CMC7 con inchiostro magnetico, implementato attraverso reti neurali su DSP
– Progetto completo (HW, FW, SW) di uno scanner ottico di documenti ad alta velocità con sensori a contatto ed elaborazione dell'immagine (equalizzazione, compressione JPEG e G4) tramite DSP multipli
Marzo 1989 – Giugno 1996Ricercatore Progettista sistemi embedded_Centromatic_Prato
Ricerca di tecniche per il riconoscimento di caratteri manoscritti e stampati attraverso sia approccio stocastico che con reti neuronali ed implementazione su reti scalabili di Transputers INMOS.
Progettazione di scheda, non microcontrollata, per elaborazione e filtraggio in tempo reale di segnale proveniente da scanner ottico di documenti con finalità di sogliatura automatica adattiva al contesto per l'esaltazione del tratto di scrittura.
Progettazione completa (architettura, hardware e firmware) di un lettore ottico di documenti, tipicamente ricette mediche od analoghi.
Settembre 1983 – Marzo 1989_Sviluppatore sistemi embedded – Project Manager_Autostrade Spa_Calenzano
Impiegato nel servizio Studi e Ricerche reparto di Progettazione Sistemi di Automazione dove ho maturato esperienze di progettazione completa (hardware e firmware) di apparati elettronici per l’esazione automatica del pedaggio, sistema VIACARD.
Sviluppo di sistemi per il trattamento di immagini telecamere con finalità di riconoscimento del numero di targa del veicolo in violazione delle barriere automatiche e di classamento del veicolo sulla base delle dimensioni e numero di assi.
Ho ricoperto il ruolo di Project Manager del Sistema VIACARD.
208 total views, 3 today